您现在的位置: 主页 > 嵌入式处理器 > FPGA > 高速高密电路板设计几个注意事项 -
本文所属标签:
为本文创立个标签吧:

高速高密电路板设计几个注意事项 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]

在尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速(>100MHz)高密度PCB设计中的技巧? 在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:1.选择适当的端接方式。2.控制走线特性阻抗的连续与匹配。3.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。4.利用盲埋孔(blind/buried via)来增加走线面积。但是PCB板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。5.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。

本文引用地址: http://www.21ic.com/app/eda/201807/798674.htm



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 高速高密电路板设计几个注意事项 -
 

"高速高密电路板设计几个注意事项 -"的相关文章

网站地图

围观()