您现在的位置: 主页 > 嵌入式处理器 > FPGA > 高速PCB EMC设计(7) -
本文所属标签:
为本文创立个标签吧:

高速PCB EMC设计(7) -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]3.12 去耦电容走线实例分析减少高速电路或芯片噪声干扰的一个重点就是旁路电容,电容的走线设计关系到其实际的去耦效果[2],实例如下: (1)VCC和GND通向电源,噪声电流未经过去耦电容,去耦电容不起作用。(2)GND

3.12 去耦电容走线实例分析减少高速电路或芯片噪声干扰的一个重点就是旁路电容,电容的走线设计关系到其实际的去耦效果[2],实例如下: (1)VCC和GND通向电源,噪声电流未经过去耦电容,去耦电容不起作用。(2)GND将噪声导入系统GND中,噪声电流部分通过去耦电容,去耦电容效果微弱。(3)GND将噪声导入系统GND中,噪声电流部分通过去耦电容,去耦电容效果微弱(4)VCC和GND通向电源,噪声未经过去耦电容,去耦电容不起效果(5)GND未短接入去耦电容,在GND与去耦电容之间存在高频阻抗,去耦电容效果较差。(6)去耦电容被正确连接到CPU和电源,高频干频电流将经由去耦电容,去耦效果最好。

本文引用地址: http://www.21ic.com/app/eda/201807/798537.htm



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 高速PCB EMC设计(7) -
 

"高速PCB EMC设计(7) -"的相关文章

网站地图

围观()