您现在的位置: 主页 > 嵌入式处理器 > FPGA > 基于Avalon总线的8051MCU IP核的设计 -
本文所属标签:
为本文创立个标签吧:

基于Avalon总线的8051MCU IP核的设计 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]

摘 要:本文设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。

本文引用地址: http://www.21ic.com/app/eda/201807/798444.htm

关键词:MCS-51、Avalon总线、流水线

基于Avalon总线的8051MCU IP核的设计-武汉大学-王安文.pdf



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 基于Avalon总线的8051MCU IP核的设计 -
 

"基于Avalon总线的8051MCU IP核的设计 -"的相关文章

网站地图

围观()