您现在的位置: 主页 > 嵌入式处理器 > FPGA > 基于细节增强和动态压缩算法的图像处理方案 - FPGA/ASIC技术 -
本文所属标签:
为本文创立个标签吧:

基于细节增强和动态压缩算法的图像处理方案 - FPGA/ASIC技术 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-11 

  红外焦平面探测器输出的模拟信号通常采用14 bit 的A/D进行数字化,并进行后续处理,而常用的显示设备只能显示8bit图像,于是最终显示需要对图像进行压缩,压缩过程直接影响显示效果。与之相关的图像细节增强和动态范围压缩技术亦是当前行业内重点研究的技术。基于已提出的一种细节增强和动态压缩算法,在以Xilinx公司的XC5VLX50T FPGA为核心处理器件的图像处理板上对算法进行了工程实现,算法完全在FPGA片内利用Verilog—HDL编写实现,不占用片外资源,片内占用资源适中,处理延时小于200μs。实际观测试验验证了算法以及实现手段的有效性。

  O 引言

  红外场景信息具有高动态范围的特点,热成像系统通常对探测器的输出信号采用14bit的A/D转换,而通常的视频及其显示设备以及人眼对灰度的分辨能力只达到8bit,因此14bit原始图像到8 bit显示图像的动态压缩成为热成像系统的必备处理环节。目前,常用的线性影射(如AGC)或者直方图统计(如直方图均衡化HE)等方法往往存在输出图像场景细节模糊,甚至目标丢失的现象。因此,动态压缩方法成为制约热成像系统性能的关键点之一。

  近年来,国外发展了数字细节增强(DDE)技术,不仅有效地压缩了图像的灰度位数,而且场景中的微小目标细节获得有效保存,成为当前高性能热成像系统的关键处理技术之一。国内近年来也开展了DDE技术的研究,取得了较好的细节增强效果,但在热成像系统硬件平台上实现的DDE处理尚较少报道。文中将在国外有关资料以及自己研究成果的基础上,研制一套可用于FPGA处理平台的红外图像细节增强动态压缩技术。

  1 算法简述

  自然场景的红外图像具有很高的温度动态范围,这种大温差现象通常存在于物体或者物质之间(如天空、地面、车辆),而相对较小的温差则存在于物体或者物质的局部(如房屋的屋檐、墙壁、门、窗)。要使得在8bit的图像中仍能较好地呈现14bit的图像细节信息,不仅需要对大动态的信息进行相对较强的压缩,而且需要留出必要的灰度级,使小动态的细节信息有其表现的空间。如图1所示,在算法处理时首先利用特殊的滤波器将图像的大动态温度范围信息(基础图像)和小动态细节信息(细节图像)进行分离;然后对两部分分别进行动态压缩,并在8bit显示数据中各自指定一定比例的压缩后映射范围,最后合成一幅8bit的输出图像。

  

图1算法基本处理流程

  双边滤波器是动态分离应用中较典型的一种滤波器,利用双边滤波分离大动态和小动态图像的方法为:

  

基于FPGA的IRFPA图像细节增强与动态压缩处理技术

  空域低通滤波可理解为某一中心像素与其周边像素的加权平均,而权重随着与中心像素的空间距离加长而逐渐减小。同理,可构造一个灰度域滤波器,该滤波的权重随着周边像素的灰度与中心像素灰度的差距加大而减小,从而可使图像中有剧烈变化的部分不会被滤除,对于红外热图像则是保留了高动态图像中高温与低温动态范围以及局部图像的细节信息。

  分离后的图像可通过如线性映射啊、直方图均衡等一些常规的方法压缩至8bit,最后合成完整的图像输出。

  2 硬件实现

  红外图像细节增强压缩处理算法已在实验室一套中波320x256碲镉汞焦平面探测器红外成像系统上实现,如图2所示。其电路系统包含上/下两块电路板,上层板完成对探测器的驱动及对探测器输出模拟信号的数字化采集,数字信号送给下层板FPGA进行数字处理,处理图像可分别通过PAL标准模拟视频、VGA以及数字视频输出。文中算法在下层板的FPGA芯片内实现,未使用任何片外资源。

  

图2中波红外成像电路系统

  下层板为近期研发的通用数字图像处理板,如图3所示。其以Xilinx XC5v】LX50T为核心处理器件,外围器件包含:4片9Mb ZBT SRAM,最高读写速度150 MHz;128 Mb SD洲;4 Gb hand FLASH;双路模拟视频输出,PAL输出由SAATl21芯片提供,VGA输出由ADVTl23提供;两路RS422通信接口;两路各37位通用数字接口(可根据要求自定义信号)。电路板面积为12 cmx7 cm,12V电源输入,一般情况下功耗为4w。整套电路兼具高处理性能、通用性以及小型化的特点。

  

图3 F层FPGA致罕图像处理板

  



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 基于细节增强和动态压缩算法的图像处理方案 - FPGA/ASIC技术 -
 

"基于细节增强和动态压缩算法的图像处理方案 - FPGA/ASIC技术 -"的相关文章

网站地图

围观()