您现在的位置: 主页 > 嵌入式处理器 > FPGA > 通用阵列逻辑GAL器件优缺点分析 - 简单PLD -
本文所属标签:
为本文创立个标签吧:

通用阵列逻辑GAL器件优缺点分析 - 简单PLD -

来源: 网络用户发布,如有版权联系网管删除 2018-08-11 

  电子发烧友网核心提示:本文主要介绍通用阵列逻辑GAL的优缺点。

  1.GAL器件的优点

  GAL是继PAL之后具有较高性能的PLD,和 PAL相比,具有以下优点:

  (1) 有较高的通用性和灵活性:它的每个逻辑宏单元可以根据需要任意组态,既可实现组合电路,又可实现时序电路。

  (2) 利用率高:GAL采用电可擦除CMOS技术,可以用电压信号擦除并可重新编程。因此,可反复使用。

  (3) 高性能的E2COMS工艺:使GAL的高速度、低功耗,编程数据可保存20年以上。

  2.GAL器件的缺点

  (1)时钟必须共用;

  (2)或的乘积项最多只有8个;

  (3)GAL器件的规模小,达不到在单片内集成一个数字系统的要求;

  (4)尽管GAL器件有加密的功能,但随着解密技术的发展,对于这种阵列规模小的可编程逻辑器件解密已不是难题。

  注意:EPLD、FPGA等高密度可编程逻辑器件出现后,上述缺点都得到克服。

——电子发烧友网整理,转载请注明出处!!!



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 通用阵列逻辑GAL器件优缺点分析 - 简单PLD -
 

"通用阵列逻辑GAL器件优缺点分析 - 简单PLD -"的相关文章

网站地图

围观()