您现在的位置: 主页 > 嵌入式处理器 > FPGA > Verilog代码设计案例分析 - FPGA/ASIC技术 -
本文所属标签:
为本文创立个标签吧:

Verilog代码设计案例分析 - FPGA/ASIC技术 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-11 

Verilog以其灵活性而得到大部分FPGA设计者的喜爱,然而有些时候,这些灵活性也带来一些小问题,因此我们要记住,电脑永远没人我们聪明,我们一定要提前知道代码会被综合成什么样子。下面举一个有趣的例子。

假如定义如下变量:

reg [4:0] wp;

reg [4:0] rp;

……………………….

……………………….

Always @(posedge rx_ll_clock)

Begin

………………

………………

………………

if (rp == wp + 2)

full <= 1'b1;

else

full <= 1'b0;

…………………..

…………………..

end

从上面的代码可以看出,综合器应该综合一个触发器,一个加法器和一个比较器。这里的触发器和加法器不多说了,问题就出在的比较器上。按照我们的想法是当rp=0,wp=30时,full应该在时钟沿变为为“1”。在项目设计时,FuncTIon仿真时就出现了问题,最终发现综合器的综合结果和我们预期的不一致,如下图所示.

凡事预则立---Verilog代码设计案例分析

凡事预则立---Verilog代码设计案例分析

 

很明显,综合的比较器位宽是[5:0]而不是我们期望的[4:0]。最终我们将红色部分修改如下:

if (rp == wp + 2)改为if (rp == wp + 5’h02)

最终的综合结果变为我们所期望的结果:

凡事预则立---Verilog代码设计案例分析



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > Verilog代码设计案例分析 - FPGA/ASIC技术 -
 

"Verilog代码设计案例分析 - FPGA/ASIC技术 -"的相关文章

网站地图

围观()