Xilinx可编程逻辑器件设计与开发(基础篇)连载27:Spartan - FP
Vrtex-6 HXT器件内的GTH模块比GTX有更高的线速率,用它可以实现最高性能的高速串行收发器。GTH具有如下特性。
灵活的SERDES 支持多速率应用。
实现40G 和100G 协议等。
功能强大的发射预加重和接收均衡器。
集成式“变速箱”实现了灵活编码:8B/10B、64B/66B。
低功耗:~220mW(典型值)@10.3125Gbit/s。
符合常见标准的要求,如10/40/100G 以太网、PCI Express、OC-48、XAUI、SRIO 和HD-SDI。
5.1.9 以太网(Ethernet MAC)模块
Virtex-6器件内置以太网MAC,不需要消耗可编程逻辑资源即可提供无缝的芯片到芯片连接。以太网媒体访问控制器(MAC)内核支持10/100/1000Mbit/s数据速率,兼容UNH验证标准并且具有互操作能力,设计符合IEEE 802.3规范的要求,可以单独运行在1000Mbit/s、100Mbit/s 和10Mbit/s 模式,或者配置成三态模式。支持IEEE标准的MII、GMII和RGMII协议,减少外部物理接口的总线宽度。
图5-38 所示为以太网MAC 的结构框图。
图5-38 以太网MAC 的结构框图
主机可以通过主机总线或者设备控制寄存器(DCR)总线与以太网MAC 互联。
物理接口能配置成MII、GMII、RGMII、SGMII 或100BASE-X,但是根据所选择的物理接口配置,只有一套TX和RX接口被激活。
EMAC有一个可选的管理数据输入/输出接口(MDIO),可以访问外部PHY 的管理寄存器和EMAC内部的物理接口管理寄存器(仅在1000BASE-X 或SGMII 模式配置下有效)。
EMAC输出统计向量包含了以太网发送和接受数据通路上的帧信息。复用统计向量以减少与外界连接时所需要的引脚数。在FPGA中实现统计IP(StaTIsTIcs IP)以累计以太网MAC收发数据通路的统计信息。
Virtex-6的EMAC的功能框图如图5-39所示。
图5-39 以太网MAC的功能框图
客户端接口。包含了连接EMAC接受发送引擎的用户发射接收接口,客户端接口的数据宽度可以配置为8位或者16位,默认为8位。其中的流控制接口允许客户控制物理层停止发送帧,直到客户端有能力接受更多帧。EMAC的流量控制根据IEEE 802.3-2005标准设计,以太网MAC可以在检测到有效的暂停帧之后,暂停和重启帧传输,EMAC通过发送一定时间的暂停帧实现流量控制。图5-40所示为流量控制结构图。
图5-40 流量控制结构图
EMAC接口路径上有个接收地址滤波器,它控制接受或拒绝输入帧。
输出统计向量包含了以太网发送和接受数据通路上的帧统计信息。发送统计向量TX_STATISTICS_VECTOR包含发送帧的统计信息,由32位向量和内部信号组成。接受统计向量RX_STATISTICS_VECTOR包含接受帧的统计信息,由28位向量和内部信号组成。Xilinx CORE Generator软件免费提供了一个外部统计模块,该统计模块对以太网MAC的发送和接收数据通路上的所有统计信息进行累加。
主机/DCR总线接口。通过主机接口可以访问EMAC配置寄存器、EMAC地址滤波寄存器、PCS/PMA子层寄存器,还可以驱动MDIO接口控制外部设备。可以通过通用主机总线或者DCR总线(当与处理器连接时)对EMAC主机接口进行访问。图5-41所示为主机接口内部结构图。Xilinx XPS工具提供了XPS_LL_TEMAC软核通过PLB总线控制EMAC。PLB和DCR总线之间可以通过桥切换。
图5-41 主机接口内部结构图
MDIO接口。在配置成1000BASE-X或SGMII模式下,主机接口可访问EMAC中的PCS管理寄存器。主机接口也可通过MDIO接口访问外部PHY设备。在MDIO使能,而主机接口不使能的情况下,外部设备也可以在配置成1000BASE-X或SGMII的模式下访问EMAC中的PCS管理寄存器。
物理端接口。以太网MAC的物理接口,可以配置为媒体独立接口(MII)、吉比特媒体独立接口(GMII)、简化的吉比特媒体独立接口(RGMII)、串行吉比特媒体独立接口(SGMII)、1000BASE-X。MII、GMII和RGMII是并行接口,它们通常连接到一个外部物理层(PHY)芯片以提供速率为10/100/1000Mbit/s的BASE-T功能,同时它还支持速率为10/100Mbit/s的半双工操作以及各种速率条件下的全双工操作。SGMII和1000BASE-X是串行接口,它们使用以太网MAC中的PCS和PMA部分,它们连接到Virtex-6 RocketIO GTX/GTH串行收发器。当与并行接口一起使用时,SGMII提供了速率为10/100/1000Mbit/s的全双工BASE-T功能。该串行接口大大减少了与外部PHY芯片相连的引脚数量。当将EMAC配置成1000BASE-X模式时,PCS/PMA 模块与RocketIO 收发器一起工作,能够提供与吉比特转换器
(GBIC)或者小型可插式(SFP)光纤收发器进行直接连接所需要的所有功能。这可以避免1000BASE-X 网络应用所需的外部PHY 芯片。配置为MII/GMII/RGMII 模式时,可以利用标准IO 访问外部物理芯片PHY;配置为1000BASE-X 或SGMII 模式时,MAC 中的PCS/PMA 子模块使能,EMAC 通过PCS/PMA 子模块连接串行收发器GTX。
时钟管理模块。此模块自动根据以太网MAC 的速度(10Mb/s、100Mb/s 或1000Mb/s)和模式(GMII、MII、RGMII、SGMII 和1000BASE-X)配置正确的输出时钟。
设计中可以调用以太网MAC 的原语或者使用CoreGen 工具配置EMAC 参数来使用EMAC 模块。
5.1.10 PCIe 端点模块
查看评论 回复