您现在的位置: 主页 > 嵌入式处理器 > FPGA > 运用示波器和用户可定义的FPGA提高测量质量与速度 - FPGA/ASIC技
本文所属标签:
为本文创立个标签吧:

运用示波器和用户可定义的FPGA提高测量质量与速度 - FPGA/ASIC技

来源: 网络用户发布,如有版权联系网管删除 2018-08-11 

示波器的需求急速成长,同时新的研究和测试应用也需要更多、更快、更复杂的讯号。 这会需要更具智能功能的测试设备,才能准确侦测特定的讯号状况并避免空滞时间、在采集期间处理资料以缩短测试时间,或者是快速产生反馈讯号以控制待测装置 (DUT)。 过去十年来,强大 PC 软件和模块化 I/O 的紧密整合,不仅缩短了测试时间,同时也降低了整体测试成本。 软件设计仪器属于全新的产品类别,能够把用户算法扩充至仪器本身,藉此把这个概念提升到新的境界。 这样一来即可设计高度优化的测量系统,进一步实时分析每个样本,避免耗时的后续处理作业。 最后不但能够缩短测试时间,还可以更快地探索科学与研究应用。

运用示波器和用户可定义的FPGA提高测量质量与速度

1. 什么是软件设计的示波器?
示波器等仪器通常采用多个软件层,有些是用户较容易存取的软件,有些则否。 PC 上的软件可控制测试系统的整体运作,仪器驱动程序可提供示波器的通讯功能,嵌入仪器本身的软件则控制了数据采集和提供给用户的方式。 传统仪器会通过仪器驱动程序提供固定的测量功能;模块化仪器则运用了开放式的 PC 软件和现代 CPU 的处理性能,可以在 PC (而非仪器内部) 执行讯号分析。 这样一来,用户即可迅速定制针对采集到的数据执行数据分析的方式,以此满足个人的特殊需求,例如缩短测试时间或提高测量分辨率。

软件设计仪器进一步运用这个概念,可供用户修改或甚至彻底替换仪器 FPGA 上所执行的嵌入式软件。 因为每个采集到的数据点都可以实时在仪器 FPGA 上完成分析,所以用户可实现定制的实时分析和复杂的触发,并且避免空滞时间 (错失讯号)。 简而言之,软件设计仪器能够让用户存取所有的软件层,从主机 PC 到仪器数据转换器的针脚全都包含在内,进一步实现定制的修改内容,满足特定的应用需求。点击阅读更多精彩内容



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 运用示波器和用户可定义的FPGA提高测量质量与速度 - FPGA/ASIC技
 

"运用示波器和用户可定义的FPGA提高测量质量与速度 - FPGA/ASIC技"的相关文章

网站地图

围观()