嵌入式开发交流网论坛
标题: 【上周回顾】年纪大了,还适不适合做嵌入式;PCB设计封装术语大汇总;6招教你 ... [打印本页]
作者: 蕊蕊188888 时间: 2018-12-3 14:17
标题: 【上周回顾】年纪大了,还适不适合做嵌入式;PCB设计封装术语大汇总;6招教你 ...
往期动态:
1.“年纪大了,还适不适合做嵌入式?”一群30好几电子工程师的集体焦虑
2.“反正炮灰硬件狗的日子是越来越苦逼了!”“搞软件好?”
3.工程师必知的PCB设计封装术语大汇总
4.Intel帝国缔造者——安迪格罗夫的传奇一生,竟是这样?
5.工程小白逆袭牛人:6招教你玩转FPGA
[attach]19029[/attach][attach]19030[/attach]芯闻详情[attach]19031[/attach]
1.“年纪大了,还适不适合做嵌入式?”一群30好几电子工程师的集体焦虑
[attach]19032[/attach]
有次一位工程师朋友谈到
当时在中兴从事嵌入式工作的一位科长
拥有非常专业的Linux底层知识
非常有大局观念
可谓是上下兼通,app相关知识,硬件方面协议等
自然也是不在话下
现如今的他,已经是中兴的产品经理、总工
还有另外一名同事,早年工作是做POS机(单片机)
天天在中兴加班深研Linux技术
…(更多详细内容点击开头标题即可阅读)
2.“反正炮灰硬件狗的日子是越来越苦逼了!”“搞软件好?”
[attach]19033[/attach]
1. 互联网正在爆发式增长,风口上连猪都会飞,我们这些腿脚不好使的追不上风口,飞不起来就脚踏实地吧,行业有起伏,说不定哪天你吃饱正睡呢,就被卷上天了,这个时代,太多不可能成为可能了(诺基亚,呵呵),那天之前,起码自我修炼,把体重减轻,方便被卷。
2. 发(gong)展(zi)好坏由市场需求决定,国内企业从事高端制造业的较少,对硬件技术水平的需求不高,自然不愿意付那么高的薪水。如果你还没毕业,还是拥抱互联网去吧。
3.如果你已经上了硬件的贼船想走技术路线,个人觉得自己选择的路,就坚持走到底。如果你上了硬件的贼船还不想干技术了,可以考虑转项目经理,硬件跟供应链和其他部门的接触挺多,皮扯多了专业扯皮也没啥问题,职业前景也不错。…(更多详细内容点击开头标题即可阅读)
3.工程师必知的PCB设计封装术语大汇总
[attach]19034[/attach]
1、BQFP(quadflat package with bumper)
带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用 此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。
2、C-(ceramic)
表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。
3、Cerdip
用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心 距2.54mm,引脚数从8到42。在japon,此封装表示为DIP-G(G即玻璃密封的意思)。
4、Cerquad
…(
更多详细内容点击开头标题即可阅读
)
4.Intel帝国缔造者——安迪格罗夫的传奇一生,竟是这样?
[attach]19035[/attach]
1956年初,科学家威廉·肖克利(William Shockley)决定创办半导体公司,诺伊斯决定追随其成就一番大事业,由于工作人员都是博士,被称为“博士生产线”。1957年,诺伊斯不满肖克利的专制管理体制,与摩尔等8人集体辞职,在风险投资商Arthur Rock和Sherman Fairchild的资助下,创立仙童(Fairchild)半导体公司,被肖克利称为“8个叛徒”(traitorous eight)。
1959年1月,诺伊斯写出打造集成电路的方案,开始进行研发,利用一层氧化膜作为半导体的绝缘层,制作出铝条连线,使元件和导线合成一体。不过这时德州仪器(TI)的杰克·基尔比(Jack Kilby)已经制成集成电路,但他的设计不实际。同年7月30日,仙童提出“半导体器件——连线结构”(美国专利 2,981,877 )的专利申请,至于基尔比的专利直到1964年6月23日才被批准。1969年法院判决,诺伊斯和基尔比发明的集成电路不存在侵权问题,两专利都有效。
1957年,苏联成功发射人造卫星。1959年美国国家航空航天局决定把人类送上月球。阿波罗航天飞机选用诺伊斯的集成电路…(
更多详细内容点击开头标题即可阅读
)
5.工程小白逆袭牛人:6招教你玩转FPGA
[attach]19036[/attach]
触发器是二进制移位寄存器,用于同步逻辑以及保存时钟(脉冲)周期内的逻辑状态。在每个时间(脉冲)边沿,触发器在输入时锁定1(真)或0(假)值并且保存此值直到下次时钟(脉冲)边沿。
在正常情况下,LabVIEWFPGA在每次操作之间都设置一个触发器,以保证有足够的时间来执行每步操作。对此律的例外只发生在SCTL结构中写代码的情况。在这个特殊的环路结构中,触发器只放置在闭环迭代的始末段,并且由编程者考虑定时因素来决定如何放置。对SCTL内代码如何同步的更多内容将在以后章节中讨论。图5表示的是图3的上端分支,触发器由红色高亮表示…(
更多详细内容点击开头标题即可阅读)
[attach]19037[/attach]
勤奋的人是时间的主人,
懒惰的人是时间的奴隶。
电子发烧友祝每一位朋友都开开心心
[attach]19038[/attach]
[attach]19039[/attach]
[attach]19040[/attach]
[attach]19041[/attach]
欢迎光临 嵌入式开发交流网论坛 (http://www.dianzixuexi.com/bbs/) |
Powered by Discuz! X3.2 |