您现在的位置: 主页 > 模拟电子 > 带有增益提高技术的高速CMOS运算放大器设计-模拟电子-
本文所属标签:
为本文创立个标签吧:

带有增益提高技术的高速CMOS运算放大器设计-模拟电子-

来源: 网络用户发布,如有版权联系网管删除 2020-05-11 

设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。



              查看评论 回复



嵌入式交流网主页 > 模拟电子 > 带有增益提高技术的高速CMOS运算放大器设计-模拟电子-
 

"带有增益提高技术的高速CMOS运算放大器设计-模拟电子-"的相关文章

网站地图

围观()