您现在的位置: 主页 > 嵌入式处理器 > FPGA > 系统原理框/总体设计方案 -
本文所属标签:
为本文创立个标签吧:

系统原理框/总体设计方案 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]根据系统的设计要求,本系统可分为三大基本组成部分:数据采集电路、数据运算控制电路和数据显示电路。考虑到FPGA/CPLD具有集成度高,I/0资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运

根据系统的设计要求,本系统可分为三大基本组成部分:数据采集电路、数据运算控制电路和数据显示电路。考虑到FPGA/CPLD具有集成度高,I/0资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本系统拟用FPGA/CPLD和单片机相结合,构成整个系统的测控主体。其中,FPGA /CPLD主要负责采集两个同频待测正弦信号的频率和相位差所对应的时间差,而单片机则负责读取FPGA/CPLD采集到的数据,并根据这些数据计算待测正弦信号的频率及两路同频正弦信号之间的相位差,同时通过功能键切换显示出待测信号的频率和相位差。同时,由于FPGA对脉冲信号比较敏感,而被测信号是周期相同、相位不同的两路正弦波信号,为了准确地测出两路正弦波信号的相位差及其频率,我们需要对输入波形进行整形,使正弦波变成方波信号,并输入FPGA进行处理。综上所述,整个系统的总体原理框图如图1 所示。

图1 系统原理框图

欢迎转载,信息来自维库电子市场网(www.dzsc.com)



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769381.htm



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 系统原理框/总体设计方案 -
 

"系统原理框/总体设计方案 -"的相关文章

网站地图

围观()