您现在的位置: 主页 > 嵌入式处理器 > FPGA > 评估逻辑设计的工作速度 -
本文所属标签:
为本文创立个标签吧:

评估逻辑设计的工作速度 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]当采用查找表结构FPGA进行设计时,设计者关心的另一个问题是所设计电路的工作速度和性能估计。尽管综合工具可以对设计进行优化处理,并尽可能地提高设计的性能,但综合工具的优化算法与设计者的参数设置有关。笔者以

当采用查找表结构FPGA进行设计时,设计者关心的另一个问题是所设计电路的工作速度和性能估计。尽管综合工具可以对设计进行优化处理,并尽可能地提高设计的性能,但综合工具的优化算法与设计者的参数设置有关。笔者以为速度是设计出来的,而后面的工具只能够起到辅助的作用。以下是一些可有效改善逻辑设计性能的策峄。

如下图所示。

Fmax的计算

图 Fmax的计算

例如,假定器件的时钟频率要求达到50 MHz,那么周期应为20 ns。假设:

tCO十fSU=InS

允许的各级组合逻辑延时和线延时共:

20ns-1ns=19ns

假设每级组合逻辑延时和线延时共;

fpD十fxer=5ns

那么允许增加的逻辑级数:

19/5=3(三级组合逻辑)



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769740.htm



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 评估逻辑设计的工作速度 -
 

"评估逻辑设计的工作速度 -"的相关文章

网站地图

围观()