您现在的位置: 主页 > 嵌入式处理器 > FPGA > 全局时钟缓冲器(BUFG)和第2全局时钟资源 -
本文所属标签:
为本文创立个标签吧:

全局时钟缓冲器(BUFG)和第2全局时钟资源 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]对于一些高扇出的信号,可以利用没有被使用的全局时钟缓冲器和第2全局时钟资源来改善设计的性能,从而提高器件的工作速度。作为逻辑器件的高性能资源的一部分,应该使其充分发挥作用。在计算Fmax的公式中,实际上我们

对于一些高扇出的信号,可以利用没有被使用的全局时钟缓冲器和第2全局时钟资源来改善设计的性能,从而提高器件的工作速度。作为逻辑器件的高性能资源的一部分,应该使其充分发挥作用。在计算Fmax的公式中,实际上我们漏掉了clock skew和clock jittter。因为这两个寄存器的时钟的相位有偏差,所以理论上最大工作频率应为:Tskew可能为正,也可能为负,所以我们通常使用BUFG来驱动时钟是为了让Tskew最小。

流水线(Pipeline)逻辑

当两个触发器之间的逻辑过于复杂,逻辑级数太多时,会对器件的工作速度造成很大影响。解决这种问题的办法是减少逻辑级数,即插入中间触发器,从而提高器件的工作速度,如图所示。这是通常提高逻辑运行速度的手段,当然要以不改变逻辑功能为前提。

插入中间寄存器可有效提供速度

图 插入中间寄存器可有效提供速度





来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769739.htm



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 全局时钟缓冲器(BUFG)和第2全局时钟资源 -
 

"全局时钟缓冲器(BUFG)和第2全局时钟资源 -"的相关文章

网站地图

围观()