您现在的位置: 主页 > 嵌入式处理器 > FPGA > LTE下行链路EVM工作经验总结 - FPGA/ASIC技术 -
本文所属标签:
为本文创立个标签吧:

LTE下行链路EVM工作经验总结 - FPGA/ASIC技术 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-11 

TD-LTE下行链路EVM工作经验总结

最近做一个TD-LTE下行链路EVM的仿真和调试,关于EVM的一些问题总结如下:
规范中对EVM的要求我们比较容易实现,但由于该EVM值是整个数字和射频链路的值。由于EVM的产生主要是来自模拟域;而在模拟域中RF功放的非线性是它的主要源头。因此我们在数字域的所有设计中,一般都会有一个比较严格的EVM性能要求。这样做的好处,很明显,就是减轻模拟域中EVM要求的设计压力。比较在数字域中改动设计比较方便。

我的工作是寻求一个将EVM的需求参数转化为滤波器特性参数的方法,找到一些经验值或公式、分析方法等等。目前还没有得到具体结论,由于牵涉的设计因素太多,无法获得一个明显的分析方法。
从经验上来讲,EVM的Filter的长度有关,在实际设计中我们发现:只要滤波器的长度足够长,EVM就容易满足。这个结论的给出,会增加数字域的Group delay 。在系统设计中,如果EVM不满足指标,目前唯一有效、快速的方法就是调整滤波器的长度。



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > LTE下行链路EVM工作经验总结 - FPGA/ASIC技术 -
 

"LTE下行链路EVM工作经验总结 - FPGA/ASIC技术 -"的相关文章

网站地图

围观()