您现在的位置: 主页 > 嵌入式处理器 > FPGA > 高清开箱图赏析:揭秘赛灵思Spartan-6 LX9开发板 - FPGA/ASIC技术
本文所属标签:
为本文创立个标签吧:

高清开箱图赏析:揭秘赛灵思Spartan-6 LX9开发板 - FPGA/ASIC技术

来源: 网络用户发布,如有版权联系网管删除 2018-08-15 

 

  电子发烧友网讯:本内容介绍了安富利Spartan-6 LX9开发板的高清开箱图,Spartan-6 LX9开发板是基于赛灵思Spartan-6 FPGA的一款开发板,低价位的Spartan-6 LX9 MicroBoard 对于那些专注于Microblaze嵌入式应用和Spartan-6 器件的工程师来说是个很好的解决方案。

  Spartan®-6 FPGA 为成本敏感型应用带来了低风险、低成本和低功耗的最佳平衡,现通过 ISE Design Suite 不仅将功耗降低了 42%,同时还将性能提高了 12%。Spartan-6 FPGA 可提供先进电源管理技术、多达150,000 个逻辑单元、集成 PCI Express® 模块、高级存储器支持、 250 MHz DSP slice 以及3.2Gbps 低功耗收发器。

  Spartan-6 FPGA 系列 优点

  硬 IP 和可编程性的智能组合实现了更高的集成度

  利用高效的、双寄存器6-输入 LUT(查找表)逻辑结构提升系统性能

  利用集成式端点模块实现 PCI Express

  连接8个低功耗(150mW)3.2 Gbps GTP 串行收发器

  利用集成式存储器控制器实现了高达 800 Mbps 的存取速率支持

  利用低功耗 390MHz DSP48A1 slice 和 18 x 18 乘法器构建 DSP 应用

  利用带有低成本 HSTL 和 SSTL 存储器接口的、多电压、多标准 SelecTIO™ 库

  多条时钟管理通道,均包含2个 DCM 和1个 PLL

  1000 MHz 时钟技术

  通过有效的功耗管理实现产品差异化

  利用公认的低功耗 45nm 工艺技术

  利用高性能 1.2V 内核电压或功耗更低的 1.0V 内核电压选项管理功耗

  利用休眠掉电模式实现零功耗

  利用多引脚唤醒、控制增强待机模式保持状态和配置

  轻松满足系统级要求

  利用宝贵的片上本地存储器,带有双端口块 RAM,分别可以存储 18Kb 的内容

  在40多种 I/O 支持标准和协议的基础上构建系统

  加强与AES和IP安全 DNA的安全装置

  利用带有 MMU 和 FPU 的 MicroBlaze 7.0 创建嵌入式系统,从而实现更多的功能和 OS 支持

  采用符合 RoHS 规范的无铅封装实现环境友好性

  利用具有 12.8 Gbps 存储器带宽的硬 DRAM 存储器控制器加快存储器存取

  Xilinx Spartan-6 FPGA LX9 MicroBoard主要特性:

  Avnet Spartan-6 FPGA LX9 MicroBoard

  ISE WebPACK 软件和指定器件锁定的SDK和ChipScope 软件许可证

  Micro-USB 和USB 连接电缆

 

              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 高清开箱图赏析:揭秘赛灵思Spartan-6 LX9开发板 - FPGA/ASIC技术
 

"高清开箱图赏析:揭秘赛灵思Spartan-6 LX9开发板 - FPGA/ASIC技术"的相关文章

网站地图

围观()