您现在的位置: 主页 > 嵌入式处理器 > FPGA > Aldec推出基于Xilinx Virtex-7芯片的HES-7原型验证板 - PLD开发
本文所属标签:
为本文创立个标签吧:

Aldec推出基于Xilinx Virtex-7芯片的HES-7原型验证板 - PLD开发

来源: 网络用户发布,如有版权联系网管删除 2018-08-18 

 

  据报道,Aldec公司日前正式发布HES-7新产品,HES-7原型验证板基于Xilinx Virtex-7芯片设计而成,其设计容量可从4MG扩充至96MG,单一HES-7原型验证板的最大容量为24MG(V7-2000T*2)。藉由Aldec公司所提供的高速背板连结可达96MG设计容量(背板可容纳4片原型验证板)。

  

  “时至今日,SoC/ASIC设计部门已无法再引用过去现成的低容量原型验证系统来完成复杂的设计,越来越多的FPGA芯片将会被要求应用到SoC/ASIC的设计里,耗时的分割设计(parTITIoning)及不断增加软件工具的支出也愈加困扰着设计部门。”这是Aldec, Inc.硬件设计部总经理Zibi Zalewski所强调的。也因此HES-7原型验证板结合了Xilinx新推出的Virtex-2000T芯片所产生的验证设计平台便应运而生。

  “Aldec HES-7新产品将Xilinx Virtex-7芯片及Vivado设计套件充分结合在一起,双方技术的合作将大大提升工程师设计的速度及缩短设计的时程,当然也因此大幅降低了原型设计验证的成本。”这是Xilinx Virtex-7资深产品经理Kirk Saban进一步阐述的。

 

  1年保修

  HES-7提供的SoC / ASIC硬件验证和软件验证团队具有公认的质量,基于FPGA的ASIC原型设计解决方案与业界领先的1年有限保修支持。

  可用性

  HES-7定价,不低于$ 19,995.00。HES-7销售产品在配置的基础上具备4-96万ASIC逻辑门的HES-7的原型系统,其技术规格和其它信息,请访问 www.aldec.com/products/HES-7。

  关于Aldec公司

  Aldec公司,总部设在内华达州亨德森电子设计验证,处于行业领先地位,并提供专利技术套件,包括:RTL设计,RTL模拟器,硬件辅助验证,设计规则检查,IP核,DO-254的功能验证和军事/航空航天的解决方案。www.aldec.com



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > Aldec推出基于Xilinx Virtex-7芯片的HES-7原型验证板 - PLD开发
 

"Aldec推出基于Xilinx Virtex-7芯片的HES-7原型验证板 - PLD开发"的相关文章

网站地图

围观()