您现在的位置: 主页 > 嵌入式处理器 > FPGA > 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访
本文所属标签:
为本文创立个标签吧:

玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访

来源: 网络用户发布,如有版权联系网管删除 2018-08-18 

  电子发烧友网核心提示:ZedBoard开发板上的Zynq是一个ARM PS(processing system, 双核A9 + 存储管理 + 外设)+ PL(programable Logic) 结构,如果不使用PL,zynq的开发和普通的ARM 开发一样。不同的是ARM PS是可配置,因而硬件信息是不固定的。这也是zynq灵活性的一个表现。电子发烧友网编辑现为读者整合《玩转赛灵思Zedboard开发板》系列文章, 其中包括在ZedBoard开发板上的一些应用实例。其内容包括:

  玩转赛灵思Zedboard开发板(1):ZedBoard详解

  玩转赛灵思Zedboard开发板(2):ZedBoard最简单的测试工程

  玩转赛灵思Zedboard开发板(3):基于Zynq PL的流水灯

  本文为玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?内容精彩,敬请对电子发烧友网保持密切关注。本文的目的是使用XPS为ARM PS 处理系统添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本文给出流水灯实现过程 的详细步骤截图。更多赛灵思(Xilinx)Zedboard基础知识、相关手册以及应用实例将陆续推出,以飨读者,敬请期待。【本文的完整工程文件下载:见本文最后。】

  硬件平台:Digilent ZedBoard;开发环境:Windows XP 32 bit;软件: XPS 14.2 +SDK 14.2。

  一、硬件配置

  1、创建硬件工程

  启动XPS,创建Lab3工程。因为PS系统和FPGA连接是采用AXI接口,因而选择内部互联类型(Interconnect Type) 为AXI。

启动XPS,创建Lab3工程

  选择设计平台为Zynq ZC702

选择设计平台为Zynq ZC702


              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访
 

"玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访"的相关文章

网站地图

围观()