Xilinx术语及其定义 - FPGA/ASIC技术 -
Xilinx 技术文档中的常用术语定义
请浏览以下术语表,或选择下列术语之一:
3
3G
第三代
3GPP
第三代合作伙伴项目
三态缓冲器
一种缓冲器,可以使输出信号端处于高阻抗状态中,从而避免该信号与其他输出信号发生冲突。
A
ACK
确认
邻载波泄漏比
ACP
加速器链接接口
邻近信道功率
ADC
模数转换器
地址
存储(如寄存器或存储器单元)位置的标识。
AER
高级错误报告
AFIR
接收过滤器 ID 寄存器
AFMR
接收过滤器屏蔽寄存器
AFR
接收过滤器寄存器
ALM
警报
ALU
请参见 .
AMBA
高级微控制器总线架构。面向高性能 32 位和 16 位嵌入式微控制器的片上通讯标准。
AMP
非对称多重处理通常,CPU 有独立的操作系统,资源共享。应用于 Zynq-7000 All Programmable SoC。
AN
自动协商机制
注解
在原理图中插入仿真值的操作。
ANSI
美国国家标准学会
反熔丝
是一种通过短路特殊电阻来对连接进行永久编程的器件。
AOSR
警报输出状态寄存器
APB
高级外设总线
API
应用编程接口是由特定软件供应商开发的一组软件库,允许第三方软件程序与该供应商的程序进行连接。
APP
应用
APU
应用处理器单元
架构
可编程集成电路系列的通用逻辑结构。您可以在不同的制造工艺下实现相同的架构。
架构向导
一种图形应用程序,您可以使用它来定制数字时钟管理器 (DCM) 和串行收发器。它会为所有受支持的综合工具生成 HDL 文件。它还可以为 DCM 计算抖动,并为串行收发器实现通道连接。您可以在项目导航器 (Project Navigator) 中找到该应用程序。
ARD
地址范围定义
区域约束
区域约束是由用户或综合等流程创建的,它可以指导优化过程在设计实现期间的实施。
使用面积与速度的估算
提供有关设计的使用面积与速度之间利弊信息的过程。综合工具可以使用该信息准确地评估这些利弊。
ARHT
自动重载/保留
算术方程
用于指定 Xilinx® CPLD 的特殊算术功能的方程。
算术逻辑单元 (ALU)
是一种逻辑功能单元,用于执行算术计算,如加法、乘法和比较运算。ALU 是中央处理单元 (CPU) 的一个组件。
ARM Processor
高级精简指令集计算机处理器。ARM Holdings 开发的32位精简指令集计算机(RISC) 指令集架构 (ISA) 。
ASIC
专用集成电路。 根据特定用途定制的集成电路 (vs 通用型)。例如,仅仅用于运行特定制造商手机的芯片就是一个 ASIC。完全由用户定制掩膜制造的芯片,或者部分由定制掩膜制造部分由门阵列组成的芯片。
封装地
封装材料会因供应商而有所不同。在某些情况下,Xilinx 会利用多个供应商,因此在必要时会列出每个供应商所使用的封装材料。要找到适用于您的器件的信息,请参考物理包装上的顶部标记。您还可以从材料数据申报数据表 (MDDS) 中获取该信息。
装配 A:数字“A”或“F”作为第一个字符出现在包装顶部标记的第四行中。
装配 R:数字“R”位于包装顶部标记的第三行中。(如 VQ44ART0233)。
装配 D:数字“D”作为第一个字符出现在包装顶部标记的第四行中。
断言
警告信息,在仿真和预期值中出现不一致时会激活该信息。系统将支持用户定义断言和自动断言。
异步调试
是一种调试模式,在该模式下将不依赖系统时钟来采集数据。
异步逻辑
其变化状态不依赖于时钟变化的逻辑 是一种信号,在断言与时钟无关的信号时会立即执行其预期的函数。
异步寄存器
是一种寄存器,其状态变化不依赖于时钟的变化。
异步传输模式 (ATM)
以固定大小数据包的方式在高速电信通道上传输语音、数据和视频的方法。
ATM
查看
属性
位于 FPGA 或 CPLD 原理图中的符号或网络上的说明,用于表示其位置、实现、命名、方向或其他属性。
AV
视听
AVB
音视频桥
AXI
高级可扩展接口协议. 针对于高性能、高时钟频率系统的总线协议设计并包含众多特性,使其理想适用于高速亚微米级互联。
B
查看评论 回复