您现在的位置: 主页 > 嵌入式处理器 > FPGA > 硬件描述语言(HDL)概述 - HDL语言及源代码 -
本文所属标签:
为本文创立个标签吧:

硬件描述语言(HDL)概述 - HDL语言及源代码 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-18 

  电子发烧友网核心提示:硬件描述语言HDL是一种用形式化方法描述数字电路和系统的语言。

  利用这种语言,数字电路系统的设计可以从上层到下层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。

  然后,利用电子设计自动化(EDA)工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。

  接下去,再用专用集成电路ASIC或现场可编程门阵列FPGA自动布局布线工具,把网表转换为要实现的具体电路布线结构。

  随着EDA技术的发展,使用硬件语言设计PLD/FPGA成为一种趋势。目前最主要的硬件描述语言是VHDL和Verilog HDL。

  VHDL发展的较早,语法严格,而Verilog HDL是在C语言的基础上发展起来的一种硬件描述语言,语法较自由。 VHDL和Verilog HDL两者相比,VHDL的书写规则比Verilog烦琐一些,但verilog自由的语法也容易让少数初学者出错。

  国外电子专业很多会在本科阶段教授VHDL,在研究生阶段教授verilog。从国内来看,VHDL的参考书很多,便于查找资料,而Verilog HDL的参考书相对较少,这给学习Verilog HDL带来一些困难。

  从EDA技术的发展上看,已出现用于CPLD/FPGA设计的硬件C语言编译软件,虽然还不成熟,应用极少,但它有可能会成为继VHDL和Verilog之后,设计大规模CPLD/FPGA的又一种手段。



              查看评论 回复



嵌入式交流网主页 > 嵌入式处理器 > FPGA > 硬件描述语言(HDL)概述 - HDL语言及源代码 -
 

"硬件描述语言(HDL)概述 - HDL语言及源代码 -"的相关文章

网站地图

围观()