您现在的位置: 主页 > 电子技术 > EDA > Xilinx可编程逻辑器件的端接技术 -
本文所属标签:
为本文创立个标签吧:

Xilinx可编程逻辑器件的端接技术 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-05 

[导读]Xilinx可编程逻辑器件FPGA的SelectIO支持多达⒛种信号接口标准,而每一种标准包括多种驱动电流输出。不同的驱动电流和接口标准,其输出阻抗(内阻)不同,因此需选择相应的匹配电阻。对Xilinx器件,推荐采用串行端接技

Xilinx可编程逻辑器件FPGA的SelectIO支持多达⒛种信号接口标准,而每一种标准包括多种驱动电流输出。不同的驱动电流和接口标准,其输出阻抗(内阻)不同,因此需选择相应的匹配电阻。对Xilinx器件,推荐采用串行端接技术。

当选择TTL/CMOS标准24 mA驱动电流时,其输出阻抗大致为13Ω。若传输线阻抗Zo=50Ω,那么应该加一个JJΩ的源端匹配电阻。13Ω+JjΩ=46Ω(近似于50Ω,稍微有一点欠阻尼有助于信号的建立时间)。

当选择其他传输标准和驱动电流时,匹配阻抗会有差异。在高速逻辑和电路设计时,对一些关键的信号,如时钟及控制信号等建议一定要加源端匹配电阻,如图1所示为单负载串行端接。

Xilinx器件的单负载串行端

图1 Xilinx器件的单负载串行端

对于一点到多点的设计,也需分别进行匹配处理,可采用如图2所示的方案。

Xilinx器件的一点对多点串行端接

图2 Xilinx器件的一点对多点串行端接



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769648.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > Xilinx可编程逻辑器件的端接技术 -
 

"Xilinx可编程逻辑器件的端接技术 -"的相关文章

网站地图

围观()