您现在的位置: 主页 > 电子技术 > EDA > EMI之时钟设计 -
本文所属标签:
为本文创立个标签吧:

EMI之时钟设计 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-08 

[导读] 在进行产品的硬件设计过程中,EMI问题应该在设计之初就加以考虑,以降低后续整改所要花费的财力和人力等。本文就以时钟信号为例,对其进行EMI设计,降低辐射干扰。(1)原理图设计1、时钟芯片的电源与其它电源用磁珠

在进行产品的硬件设计过程中,EMI问题应该在设计之初就加以考虑,以降低后续整改所要花费的财力和人力等。

本文引用地址: http://www.21ic.com/app/eda/201807/797532.htm

本文就以时钟信号为例,对其进行EMI设计,降低辐射干扰。

(1)原理图设计

1、时钟芯片的电源与其它电源用磁珠隔开,磁珠后加去耦电容,去耦电容由22uF的钽电容和0.1uF、0.01uF、0.001uF的瓷片电容组成,这些电容可分别针对不同频率的噪声进行滤波。通常,22uF适用于10MHz以下的噪声,0.1uF适用于5MHz~66MHz,0.01uF适用于40MHz~80MHz,0.001uF则适用于更高频率的噪声。示意图如下,可根据实际使用情况对电容进行调整。

2012-11-24_144409.jpg



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > EMI之时钟设计 -
 

"EMI之时钟设计 -"的相关文章

网站地图

围观()