您现在的位置: 主页 > 电子技术 > EDA > 基于逻辑组的快速宏布局方法 -
本文所属标签:
为本文创立个标签吧:

基于逻辑组的快速宏布局方法 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-09 

[导读] 摘要:
本文介绍了一种适用于高宏数、难时序设计的快速平面布局方法。微捷码Talus可基于逻辑组产生所有宏和标准单元的快速布局。我们可通过利用这种布局信息来突出并划分适合的“宏组”,对于高宏数设计来说,这种方

摘要:

本文介绍了一种适用于高宏数、难时序设计的快速平面布局方法。微捷码Talus可基于逻辑组产生所有宏和标准单元的快速布局。我们可通过利用这种布局信息来突出并划分适合的“宏组”,对于高宏数设计来说,这种方法要较一般的分组方法更快速更合理。对于时序关键设计,我们可使用积极的“宏布局”方法来显示关键逻辑组,然后再通过增量(incremental)的“宏布局”来调整布局形状(无宏或其它逻辑组阻塞的前提下将关键逻辑*在一起);这种方法可为我们常规设计带好更好时序(包括WNS/TNS)和更好布线结果(总线长)。

1.介绍

一般来说,逻辑块级设计平面布局的主要工作就是宏布局。传统上,我们初始宏布局可以之前平面布局模式为基础;布局时我们应考虑到IO连接,需要先了解宏与IO间逻辑关系,然后再将宏设置于相关IO的旁边;我们倾向于将宏设置于边界周围;我们想要将名称模式相似的宏设置在一起;我们会先运行布局(fix_cell)功能,然后再基于关键时序路径或拥塞来调整宏布局,而且我们还可以通过显示往返宏的飞线来观察宏和STD(标准)单元的布局是否合理。

对于传统平面布局方法,我们可能要花很长时间来了解我们的设计,可能要与前端设计师进行探讨,可能要通过多次物理布局迭代来完成时序收敛。对于宏数量巨大的设计来说,这可是项非常恐怖的工作。

点击下载全文PDF资料:基于逻辑组的快速宏布局方法.pdf



来源:肥猪宝宝0次

本文引用地址: http://www.21ic.com/app/eda/201805/768264.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > 基于逻辑组的快速宏布局方法 -
 

"基于逻辑组的快速宏布局方法 -"的相关文章

网站地图

围观()