EDA中的数据装载器ZZQ的设计 -
来源: 网络用户发布,如有版权联系网管删除 2018-08-07
[导读]ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分定义两个常数来产生。由于用于显示“8888”的常数ALL 8需分解成4个8,分别经过四个4-7译码器译码后才是真正的显示驱动信息编码,因此该常数应是4个分段的4位BCD码,故应设为“1000100010001000”。同理,显示“donE”的常数DONE可设为“1010101111001101”,其中d、o、n、E的BCD码分另刂为:“1010”、“1011”、“1011”、“1100”。该模块的主要程序如下:
如图 ZZQ的输入、输出端口图
来源:ks990次
查看评论 回复
"EDA中的数据装载器ZZQ的设计 -"的相关文章
- 上一篇:EDA中的状态控制器KZQ的设计 -
- 下一篇:EDA中的烹调计时器JSQ的设计 -