您现在的位置: 主页 > 电子技术 > EDA > 分组约束 -
本文所属标签:
为本文创立个标签吧:

分组约束 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-07 

[导读]延时路径的起点是芯片的输入和内部有效同步元件的输出,终点是芯片的输出和内部有效同步元件的输入。为了对路径进行高效率的约束,路径的起点和终点最好能够被分成不同组。在做时序约束时可以做4种分组,即预定义分组

延时路径的起点是芯片的输入和内部有效同步元件的输出,终点是芯片的输出和内部有效同步元件的输入。为了对路径进行高效率的约束,路径的起点和终点最好能够被分成不同组。在做时序约束时可以做4种分组,即预定义分组(keywords)、用TNM建立用户自定义分组、对当前己经存在的分组重新进行组合和通过模式匹配或网络(NET)名分组。

时序约束中有一些利用下列关键字定义的时序组和端点。

(1)PADS:所有的输入/输出PAD。

(2)FFS:所有的触发器(flip-flop)。

(3)LATCHES:所有的所存器(latche)。

(4)RAMS:所有的RAM包括分布式(distributed)和块状(Block)RAM。

(5)BRAMS_PORTA:所有双口块状RAM的端口A。

(6)BRAMS_PORTB:所有双口块状RAM的端口B。

(7)MULTS:被寄存的乘法器。

(8)CPUS:Virtex-II Pro CPU。

(9)HSIOS:Virtex- II Pro Gieabit Transceiver。




来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769716.htm



              查看评论 回复



 

"分组约束 -"的相关文章

网站地图

围观()