您现在的位置: 主页 > 电子技术 > EDA > EDA中的状态控制器设计技巧分析 -
本文所属标签:
为本文创立个标签吧:

EDA中的状态控制器设计技巧分析 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-08 

[导读](1)在状态控制器KZQ中,利用状态机的设计方法简化了设计。
(2)在数据装载器ZZQ的设计中,利用三个装载信号的组合LD_8888&LD_DONE&LD_CLK赋给变量TEMP,巧妙地解决了装载数据的选择问题。
(3)在烹调计时器JSQ

(1)在状态控制器KZQ中,利用状态机的设计方法简化了设计。

(2)在数据装载器ZZQ的设计中,利用三个装载信号的组合LD_8888&LD_DONE&LD_CLK赋给变量TEMP,巧妙地解决了装载数据的选择问题。

(3)在烹调计时器JSQ的设计中,利用两个减法十进制计数器和两个减法六进制计数器的串级组合,非常简便地实现了59′59″数之间的计时和初始数据的装载。同时在减法十进制计数器和减法六进制计数器的第二个进程中(详见下面列出的程序段),通过引入CLK的上升沿,消除了进位信号CQI的毛刺。





来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769352.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > EDA中的状态控制器设计技巧分析 -
 

"EDA中的状态控制器设计技巧分析 -"的相关文章

网站地图

围观()