您现在的位置: 主页 > 电子技术 > EDA > EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真 -
本文所属标签:
为本文创立个标签吧:

EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-09 

[导读]从如图可以看出9该模块首先要读取当前年月(NIAN和YUE),再对该月的最大天数(MAX_DAYS)进行判断并将结果向外输出。在正常计数过程中,模块实现了从0到最大天数(MAX DAYS)的循环计数,每实现一次最大天数(MAX_D

从如图可以看出9该模块首先要读取当前年月(NIAN和YUE),再对该月的最大天数(MAX_DAYS)进行判断并将结果向外输出。在正常计数过程中,模块实现了从0到最大天数(MAX DAYS)的循环计数,每实现一次最大天数(MAX_DAYS)到0的计数动作,计数模块输出一个进位信号。当LD端有低电平输入时,说明置数信号(LD)有效,模块将预置数(DATA)24送入计数结果(NUM)中去,计数模块从24开始重新计数。

CNT30模块仿真图

如图 CNT30模块仿真图



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769332.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真 -
 

"EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真 -"的相关文章

网站地图

围观()