您现在的位置: 主页 > 电子技术 > EDA > 系统的有关仿真/SIPO的仿真 -
本文所属标签:
为本文创立个标签吧:

系统的有关仿真/SIPO的仿真 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-05 

[导读](1)激励源:同步时钟及外部输入像素的灰度信息。
(2)期望结果:把串行数据转换为并行数据,而且输出的并行数据必须保持到第三个串行数据输入的时刻以前。
(3)仿真结果及分析:SIPO的仿真结果如图1 所示。由图中

(1)激励源:同步时钟及外部输入像素的灰度信息。

(2)期望结果:把串行数据转换为并行数据,而且输出的并行数据必须保持到第三个串行数据输入的时刻以前。

(3)仿真结果及分析:SIPO的仿真结果如图1 所示。由图中可以看出,如我们将串行数据每三个划分为一段,QA、QB、QC恰好是这一段的并行输出,符合设计期望。

SIPO的仿真结果

图1 SIPO的仿真结果

欢迎转载,信息来源维库电子市场网(www.dzsc.com)



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769418.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > 系统的有关仿真/SIPO的仿真 -
 

"系统的有关仿真/SIPO的仿真 -"的相关文章

网站地图

围观()