您现在的位置: 主页 > 电子技术 > EDA > PAL器件的基本结构 -
本文所属标签:
为本文创立个标签吧:

PAL器件的基本结构 -

来源: 网络用户发布,如有版权联系网管删除 2018-08-05 

[导读]PAL器件的构成原理以逻辑函数的最简与或式为主要依据,其基本结构如图1所示。在PAL器件的两个逻辑 阵列中,与阵列可编程,用来产生函数最简与或式中所必需的乘积项。因为它不是全译码结构,所以允许 器件有多个输人端

PAL器件的构成原理以逻辑函数的最简与或式为主要依据,其基本结构如图1所示。在PAL器件的两个逻辑 阵列中,与阵列可编程,用来产生函数最简与或式中所必需的乘积项。因为它不是全译码结构,所以允许 器件有多个输人端。PAL器件的或阵列不可编程,它完成对指定乘积项的或运算,产生函数的输出。例如,图1所示的与阵列有4个输入端,通过编程允许产生10个乘积项。或阵列由4个四输人或门组成,每个或门允许输人4个乘积项,或阵列的每个输出端可以输出任意4个或少于4个乘积项的四变量组合逻辑函数。


图1 PAL器件的基本结构

欢迎转载,信息来源维库电子市场网(www.dzsc.com)



来源:ks990次

本文引用地址: http://www.21ic.com/app/eda/201806/769300.htm



              查看评论 回复



嵌入式交流网主页 > 电子技术 > EDA > PAL器件的基本结构 -
 

"PAL器件的基本结构 -"的相关文章

网站地图

围观()